## Esame di Calcolatori Elettronici T 15 Febbraio 2017 (Ing. Informatica)

## Esercizio 1

Progettare un sistema basato su un microprocessore DLX a 2 GHz dotato di **768** MB di EPROM mappata negli indirizzi bassi e **128** MB di RAM mappata negli indirizzi alti. Nel sistema sono presenti **4 periferiche in input a 8 bit**, già progettate, denominate INPUT\_PORT\_i (i=[A,B,C,D]) in grado di comunicare con l'esterno mediante il protocollo di *handshake*.

Sin dall'avvio, ed esattamente ogni secondo, dovrà essere valutato (con l'ausilio opportune reti logiche di supporto) quali porte erano disponibili per un trasferimento in quel preciso istante e, con il minimo numero di istruzioni e nel minor tempo possibile, dovranno essere eseguite le letture da tali porte (i.e., quelle effettivamente disponibili) con un unico ciclo di bus. I byte letti dalle porte in input che erano pronte dovranno essere memorizzati, nel minor tempo possibile e con un unico ciclo di bus, agli indirizzi FFFF1000h (dato associato alla porta A), FFFF1001h (dato associato alla porta B), FFFF1002h (dato associato alla porta C) e FFFF1003h (dato associato alla porta D). Per ogni porta in input, in caso di lettura non eseguita, non dovrà essere modificato il contenuto della memoria associata alla medesima porta. Inoltre, nei casi in cui non sia possibile leggere da nessuna delle quattro porte: i) non dovrà essere interrotto il normale flusso di esecuzione del DLX ii) dovrà essere invertito lo stato di un led (inizialmente spento).

Tutte le periferiche saranno utilizzate unicamente per le finalità indicate nel testo.

- **Descrivere sinteticamente la soluzione** che s'intende realizzare indicando **chiaramente quali sono i segnali di** *chip-select*
- Progettare il sistema minimizzando le risorse necessarie e risolvendo eventuali criticità
- Scrivere il codice dell'*interrupt handler*, **commentando in modo chiaro ogni istruzione**, che consente di gestire il problema in accordo alle specifiche assumendo che i registri da R20 a R30 possano essere utilizzati senza la necessità di dover preservare il loro contenuto
- Indicare le espressioni di decodifica e il range di indirizzi di tutte le periferiche, le memorie e i segnali
- Soluzioni interamente software NON saranno considerate valide

## Esercizio 2

- a) Cosa si intende per mapping di memorie a indirizzi non allineati?
- b) Spiegare in dettaglio, con un esempio, come può essere realizzato.

## Esercizio 3

- a) Quali soluzioni software esistono per gestire le alee di controllo?
- b) E' necessario impostare l'unità di controllo in modo opportuno?

() 768 KB EPROH () 128 KB (512 + 256) RATE

EPROM. 512: 0 × 0000 0000 -> 0 × 1FFFFFFF (4×128) EPROM. 256: 0 × 2000 0000 -> 0 × 2FFFFFFF (4×64)

RATI-128: OXF800 0000 -> OXFFFF FFFF (4x32)

0000 0008x0: A\_TUPU

INGO 0008x0: 8\_1000

NDU- C: 0x8000 000 5

1NPUT\_D: 0x8000 000 3

RESET\_SW: 0x8000 000 4

Indice du è stata eseguita una Cettura delle porte

il INPUT

lodificano, a ogni secondo, quali porte erano pronte

CS\_RATE - 0 = BA31 BA 30 BG O (IN\_HANDLER + IN\_HANDLER · INT\_INPUT\_A\_READY)

CS\_RATE\_ 1 = BA31 BA30 BG 1 (IN\_HANDLER + IN\_HANDLER · INT\_INPUT\_B\_READY)
CS\_RATE\_ Z = BA31 BA30 BG 2 (IN\_HANDLER + IN\_HANDLER · INT\_INPUT\_C\_READY)

CS\_RATE\_ 3 = BA31 BA30 BG 3 (IN\_HANDGER + IN\_HANDLER. INT\_INPUT\_D\_READY)

CS\_RESET\_SW = BA31.BA30.BAZ. METRD

Conditioniano la rom per ridure le istruziani nell'hondlor

CS\_INPUT\_ A = CS\_INPUT\_PORT · INT\_INPUT\_ A \_ READY · BEO

CS\_INPUT\_ B = CS\_INPUT\_PORT . INT\_INPUT\_ B \_ READY . BE I

CS\_INPUT\_ C = CS\_INPUT\_PORT · INT\_INPUT\_ C\_READY · BE Z

CS\_INPUT\_ D = CS\_INPUT\_PORT · INT\_INPUT\_D\_READY · BE }

CS\_EPROM\_L\_0= BA31 BA29 BEO CS\_EPROM\_4\_0= BA31 BA29 BEO

CS\_EPROM\_L\_ 1 = BA31 BA29 BE 1 CS\_EPROM\_H\_ 1 = BA31 BA29 BE 1

CS\_EPROM\_L\_ Z= BA31 BA29 BE Z CS\_EPROM\_H\_Z= BA31 BA29 BE Z

CS\_EPROM\_L\_3 = BA31 BA29 BE 3 CS\_EPROM\_4\_3 = BA31 BA29 BE 3

PORTE IN INPUT CSINPUTL; -> cs RES - RESET UNIT INT\_INPUT\_; < INT STB < STB BD[8(i+1)-1...8.i] (2...0) DATA\_IN (5...0) I trz sferimenti devano avvenire gui secondo C[30...0] COUNTER 1\_SEC Ly Usoto per: - Campionare i seguali di interempt generati delle porte - Invertire la stata del les RESET + CS\_RESET\_SW INT - INPUT - A - D P-RES Q - INT\_ INPUT - A \_ READY Queste pet: compiano 1-SEC -> A-SET 0' ogni secondo gli interrupt generati dalle quattro RESET + CS\_RESET\_SW ponte INT\_INPUT\_B\_D P-RES Q - INT\_INPUT\_B\_READY INT\_TO\_DLX = INT\_INPUT\_A \_ READY + 1-SEC -> A-SET Q' INT\_ INPUT\_ B\_ READY + INT\_INPUT\_C\_READY + RESET + CS\_RESET\_SW INT\_INPUT\_D\_READY + INT - INPUT - C-D I-RES Q - INT\_INPUT - C\_READY RESET + CS\_RESET\_SW 1-SEC -> A-SET Q' \_\_ D PLRES Q \_\_\_ INT\_INPUT\_D\_READY INT - INPUT - D 1\_SEC -> A\_SET 0'

RESET CS\_INPUT\_PORT. WT\_TO-PX D 1-RES Q W\_ HANDLER

Oh LHI RZI, 0×8000

CODICE

Wh LW

RZZ, O×0000 (RZI) Legge delle poste eloilitate e asserisce IV-KANDIGA 8h LHI RL3, QXFFFF

Ch sw

RZZ, 0×1000 (RZ3) Scrive le mord 2 0x FFFF1000, scrivendo solo sui bus doti dei CS delle Ran alilitati

dagli INT\_INPUT\_:\_READY

R25, OX 0004 (RZI) 10h cw Resette in modo asinoromo i quettro 14 h REE segudi INI\_INPUT\_; - READY. IN\_HANDKER

torue a p